プロダクト細部
証明: ROHS
モデル番号: LFXP2-5E-5FTN256
支払及び船積みの言葉
最小注文数量: 1pcs
価格: Negotiated
パッケージの詳細: Tray/REEL
受渡し時間: 3-15days
標準的: 8000
支払条件: L/C、D/A、D/P、T/T、ウェスタン・ユニオン、MoneyGram
供給の能力: 1000PCS
製造業者プロダクト数: |
LFXP2-5E-5FTN256 |
論理の細胞: |
160 Kbits |
段階は締めたループ(PLLs)を: |
12 |
最高の動作周波数: |
500 MHz |
入力/出力の標準: |
LVDS、SSTL、HSTL |
パッケージ: |
256ピン良ピッチの薄いクォードFlatpack |
製造業者プロダクト数: |
LFXP2-5E-5FTN256 |
論理の細胞: |
160 Kbits |
段階は締めたループ(PLLs)を: |
12 |
最高の動作周波数: |
500 MHz |
入力/出力の標準: |
LVDS、SSTL、HSTL |
パッケージ: |
256ピン良ピッチの薄いクォードFlatpack |
LFXP2-5E-5FTN256 FPGA チップ: 応用,特性,製品属性
応用:
LFXP2-5E-5FTN256は,高性能アプリケーションのために設計されたフィールドプログラム可能なゲートアレイ (FPGA) チップである.通信,通信技術,通信技術など,様々な産業で使用されている.産業自動化航空宇宙,国防
紹介:
LFXP2-5E-5FTN256は,LatticeXP2ファミリーのFPGAチップのメンバーである. 5,120のLook-Up Table (LUT),160Kbitsの組み込みブロックRAM,および12のフェーズロックループ (PLL) を含む.チップの最大動作周波数は500 MHzで,様々な I/O 標準に対応している.LFXP2-5E-5FTN256は低消費電力のために設計されており,待機電流は12mA未満である.
製品属性
製品属性 | 価値 |
---|---|
論理細胞 | 5,120 |
埋め込みブロック RAM | 160Kbits |
フェーズロックループ (PLL) | 12 |
最大動作頻度 | 500 MHz |
I/O 規格 | LVDS,SSTL,HSTL |
パッケージ | 256ピン 細いピッチ 薄い四重型平面パック |
電圧 | 1.2V |
電力消費 (待機状態) | <12mA |
電力消費量 (アクティブ) | 0.6W (典型的な) |
設定メモリ | チップ上のフラッシュ |
製品比較:
FAQ: